挽晴的嵌入式小窝CS43198文档解读 Back to Home

CS43198文档解读

Created2025-09-02|Updated2025-09-10
|Post Views:
Author: 挽晴
Link: https://lswq.top/2025/09/02/CS43198%E6%96%87%E6%A1%A3%E8%A7%A3%E8%AF%BB/
Copyright Notice: All articles on this blog are licensed under CC BY-NC-SA 4.0 unless otherwise stated.
DAC
Previous
滤波器归一化
Next
LM5156设计
Related Articles
2025-08-30
CS43198系统概览
2025-09-05
滤波器归一化
avatar
挽晴
Articles
5
Tags
3
Categories
0
关注我
Announcement
欢迎来到我的博客
Contents
  1. 1. 输出性能
    1. 1.0.1. 输出通道说明
  • 2. PLL 说明
    1. 2.1. 时钟路径
    2. 2.2. RCO 模式(内部振荡器)
    3. 2.3. 相关寄存器
      1. 2.3.1. 重要约束与说明
      2. 2.3.2. PLL 关断(上电的逆序以节省功耗)
  • 3. 滤波选项(Filtering Options)
    1. 3.1. 滤波器类型组合(共 5 种)
    2. 3.2. MCLK_INT 倍频匹配的优势
    3. 3.3. 滤波器采样率
    4. 3.4. 滤波器特性参考
  • 4. 数字信号输入配置
    1. 4.1. 🧠 xSP_SPRATE 必须设置的原因
    2. 4.2. 推荐初始化流程(在启用串口之前)
    3. 4.3. TDM 模式
    4. 4.4. I2S 模式
      1. 4.4.1. 通道位置计算(xSP_RX_CHn)
      2. 4.4.2. 通道激活相位控制(xSP_RX_CHn_AP)
  • 5. DoP(DSD over PCM)数据格式解析
    1. 5.0.1. Marker 字节([23:16])
    2. 5.0.2. DSD 数据位([15:0])
    3. 5.0.3. 示例(24-bit 样本的十六进制表示)
    4. 5.0.4. 注意事项与验证建议
  • 6. 模拟输出架构
    1. 6.1. Class H Control
    2. 6.2. EXT_VCPFILT 模式
      1. 6.2.1. 简介
      2. 6.2.2. 适用场景与收益
      3. 6.2.3. 启用 EXT_VCPFILT 所需的硬件配置
      4. 6.2.4. 额外注意事项
      5. 6.2.5. HV_EN 与 VP_LDO 要求
  • 7. 寄存器表格
    1. 7.1. 全局寄存器 Base: 0x01 0000
    2. 7.2. PLL寄存器 Base:0x03 0000
    3. 7.3. ASP and XSP Registers Base:0x04 0002
  • Recent Posts
    滤波器归一化2025-09-05
    CS43198文档解读2025-09-02
    LM5156设计2025-09-01
    CS43198系统概览2025-08-30
    A33 FFmpeg嵌入式系统编译指南2025-08-21
    © 2024 - 2025 By 挽晴
    桂ICP备2025071024号